毕业论文范文网-论文范文
电气工程 会计论文 金融论文 国际贸易 财务管理 人力资源 学前教育 德语论文 工程管理 文化产业 工商管理 会计专业 行政管理 广告学
机械设计 汉语文学 英语论文 物流论文 电子商务 法律论文 工商管理 旅游管理 市场营销 药学论文 播音主持 人力资源 金融论文 保险学
制药工程 生物工程 包装工程 模具设计 测控专业 工业工程 教育管理 行政管理 计算机论 电子信息 市场营销 法学论文 财务管理 投资学
体育教育 小学教育 印刷工程 土木工程 书法论文 护理论文 心理学论 信息管理 公共事业 给水排水 新闻专业 摄影专业 广电编导 经济学
  • 范文首页 |
  • 毕业论文 |
  • 论文范文 |
  • 计算机论文 |
  • 外文翻译 |
  • 工作总结 |
  • 工作计划 |
  • 现成论文 |
  • 论文下载 |
  • 教学设计 |
  • 免费论文 |
  • 原创论文 |
搜索 高级搜索

原创毕业论文

当前位置:毕业论文范文网-论文范文 -> 免费论文 -> 电气工程论文

可预置串行序列信号发生器设计与实现

作者: 浏览:392次
免费专业论文范文
免费专业论文
政治工作论文
计算机论文
营销专业论文
工程管理论文范文
医药医学论文范文
法律论文范文
生物专业论文
物理教学论文范文
人力资源论文范文
化学教学论文范文
电子专业论文范文
历史专业论文
电气工程论文
社会学专业论文
英语专业论文
行政管理论文范文
语文专业论文
电子商务论文范文
焊工钳工技师论文
社科文学论文
教育论文范文
数学论文范文
物流论文范文
建筑专业论文
食品专业论文
财务管理论文范文
工商管理论文范文
会计专业论文范文
专业论文格式
化工材料专业论文
英语教学专业论文
电子通信论文范文
旅游管理论文范文
环境科学专业论文
经济论文
人力资源论文范文
营销专业论文范文
财务管理论文范文
物流论文范文
财务会计论文范文
数学教育论文范文
数学与应用数学论文
电子商务论文范文
法律专业论文范文
工商管理论文范文
汉语言文学论文
计算机专业论文
教育管理论文范文
现代教育技术论文
小学教育论文范文
机械模具专业论文
报告,总结,申请书
心理学论文范文
学前教育论文范文

收费计算机专业论文范文
收费计算机专业论文
Delphi
ASP
VB
JSP
ASP.NET
VB.NET
java
VC
pb
VS
dreamweaver
c#.net
vf
VC++
计算机论文
毕业论文范文题目:可预置串行序列信号发生器设计与实现,论文范文关键词:可预置串行序列信号发生器设计与实现
可预置串行序列信号发生器设计与实现毕业论文范文介绍开始:

 

实验目的
进一步了解时序电路描述方法
二.重点和难点
VHDL 语言中时序设计基础
VHDL 语言中同步时序设计
三.设备器材
稳压电源,  万用表,  示波器, 计算机  实验板一块,Quartus2,Synplify8.1
四.源程序
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
use ieee.std_logic_arith.all;

entity produce is
     port(
         clk:in std_logic;        ——定义时钟变量
         bnt1,bnt2:in std_logic;       ——定义异步控制变量
         sw:in std_logic_vector(7 downto 0);  ——定义输入变量
         ld5,ld8:out std_logic         ——定义输出变量
         );
end;

architecture produce_arch of produce is
signal t:integer range 0 to 9;
signal k:std_logic;           ——定义敏感变量
begin
  process(bnt1,bnt2,t,clk,sw)
    begin
           if(bnt2='1') then t<=0;
        elsif(bnt1='1') then t<=1;
k<='1' xor sw(0) xor sw(1) xor sw(2) xor sw(3) xor sw(4) xor sw(5) xor sw(6) xor sw(7);                           ——确定奇偶校验结果
          elsif(clk'event and clk='1') then
   if (t=1) then t<=2;
   elsif (t=9) then t<=9;
            elsif (t>0) then t<=t+1;  ——确定时钟周期,即时序脉冲的长度
   end if;    
              case t is
              when 0=> null;
              when 1=>ld5<=sw(7);
              when 2=>ld5<=sw(6);
              when 3=>ld5<=sw(5);
              when 4=>ld5<=sw(4);
              when 5=>ld5<=sw(3);
              when 6=>ld5<=sw(2);
              when 7=>ld5<=sw(1);
              when 8=>ld5<=sw(0);
              when 9=>ld5<=k;
              when others=>null;    ——时序信号赋值
            end case;
         end if;
  end process;
  ld8<=clk;
end;    
五.思考题:
[预习思考题]
1) 怎样在本次设计里面体现出顶层设计和底层设计(解释一下你
的功能划分和端口定义)?
clk: 时钟输入;
btn1:异步控制输入,控制序列脉冲发生的开始
btn2:异步控制输入,异步复位;
Sw:脉冲输入信号,完成序列脉冲的预制
ld5:脉冲输出与奇偶校验结果输出
Ld8:时钟信号输出;k: 信号敏感中间变量;
t:敏感信号变量,确定输出序列长度
2) 怎样保证第一位数据的输出时间与其他数据位的输出时间相
等?
答:采用同步上升沿的信号输入控制。
六、实验内容:
用VHDL 描述一个8 位同步并行预置,串行输出带奇偶校验位的
序列信号发生器,完成编译、仿真和下载。
要求:
1) 输入用8个拨码开关SW1~SW8 预置要移位的数,最高位为
SW1,最低位为SW8
2) 用按键BTN1 作为预置并开始按键
3) 用按键BTN2 作为系统复位键
4) 输入时钟选择LOW
5) 用发光二极管LD8 显示输入的时钟信号,利用这个发光二极
管调节输入时钟的频率为0.5Hz 左右,即亮1 秒,灭1 秒
6) 用发光二极管LD5 显示输出的序列信号,要求先输出最高位,
最后停留在奇偶校验位上
7) 按下开始键后依次显示拨码开关的各位数,最后显示奇偶校验
结果
8) 前八个数据位每个输出位都要保持相同的时间,最后显示保持
在校验位上。特别要注意第一位数据的输出时间。
七、实验步骤
1、编写源程序并进行编译调试检查仿真逻辑电路图。
 
2、编辑输入电平形式,观察时序仿真波形图,检查输出电平与输入电平之间的关系是否满足电路要求。
 

3、检查无误后下载电路,按规定输入合适二进制数码,检验数码管是否输出正确数码。
八、实验问题与分析解答
1、实验中发现在第二次预制的信号开始前奇偶校验结果无法保持。
分析:源程序中奇偶校验输出的赋值语句位置不恰当。
解决:修改源程序,将奇偶校验输出的赋值语句加在输入开始的控制脉冲高电平来临时。
九、实验总结与结论
总结:本次实验是一个比较综合性的实验,主要是以时序逻辑的设计为主,要求电路在不同的时段,输出的不同的量。既练习了时序计数的方法,也练习了奇偶校验器的原理编程,同时要求有较好的进程逻辑。
结论:完成了实验的任务要求,输出准确地显示了时序脉冲信号和奇偶校验的结果,同时也达到了对时序逻辑的设计的掌握的目的。


以上为本篇毕业论文范文可预置串行序列信号发生器设计与实现的介绍部分。
本论文在电气工程论文栏目,由论文网(www.zjwd.net)整理,更多论文,请点论文范文查找

毕业论文降重 相关论文

收费专业论文范文
收费专业论文
汉语言文学论文
物理学论文
自动化专业论文
测控技术专业论文
历史学专业论文
机械模具专业论文
金融专业论文
电子通信专业论文
材料科学专业论文
英语专业论文
会计专业论文
行政管理专业论文
财务管理专业论文
电子商务国贸专业
法律专业论文
教育技术学专业论文
物流专业论文
人力资源专业论文
生物工程专业论文
市场营销专业论文
土木工程专业论文
化学工程专业论文
文化产业管理论文
工商管理专业论文
护理专业论文
数学教育专业论文
数学与应用数学专业
心理学专业论文
信息管理专业论文
工程管理专业论文
工业工程专业论文
制药工程专业论文
电子机电信息论文
现代教育技术专业
新闻专业论文
艺术设计专业论文
采矿专业论文
环境工程专业论文
西班牙语专业论文
热能与动力设计论文
工程力学专业论文
酒店管理专业论文
安全管理专业论文
交通工程专业论文
体育教育专业论文
教育管理专业论文
日语专业论文
德语专业论文
理工科专业论文
轻化工程专业论文
社会工作专业论文
乡镇企业管理
给水排水专业
服装设计专业论文
电视制片管理专业
旅游管理专业论文
物业管理专业论文
信息管理专业论文
包装工程专业论文
印刷工程专业论文
动画专业论文
环境艺术专业论文
信息计算科学专业
物流专业论文范文
人力资源论文范文
营销专业论文范文
工商管理论文范文
汉语言文学论文范文
法律专业论文范文
教育管理论文范文
小学教育论文范文
学前教育论文范文
财务会计论文范文

电子商务论文范文

上一篇:l 逻辑解题总原则 下一篇:追赶法求三对角线方程组程序设计

最新论文

精品推荐

毕业论文排版

热门论文


本站简介 | 联系方式 | 论文改重 | 免费获取 | 论文交换

本站部分论文来自网络,如发现侵犯了您的权益,请联系指出,本站及时确认删除 E-mail:229120615@qq.com

毕业论文范文-论文范文-论文同学网(www.zjwd.net)提供电气工程论文毕业论文,毕业论文范文,毕业设计,论文范文,毕业设计格式范文,论文格式范文

Copyright@ 2010-2024 zjwd.net 毕业论文范文-论文范文-论文同学网 版权所有